微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 在ISE14.2综合一个工程中,出现异常现象

在ISE14.2综合一个工程中,出现异常现象

时间:10-02 整理:3721RD 点击:
EXCEPTION:Xdm: DesignMgr.c,v 1.25 2009/08/13 21:42:12 jdl Exp $ - Xdm_Exception:uplicateObjectFound object='syn_fifo_4' (XDM_DESIGN), parent='gpu_m9_top_fpga' (XDM_DESIGN_MGR)我怀疑是syn_fifo_4的ngc文件太旧了,不知道其他高人怎么看

这里有类似的问题,请大家帮忙

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top