微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > ddr里的200MHZ时钟是否可以不用

ddr里的200MHZ时钟是否可以不用

时间:10-02 整理:3721RD 点击:
将ddr里的idelay_ctrl模块注掉后,程序在map的时候会报下面的错误

ERRORhysDesignRules:1613 - IDELAYCTRL not found for clock region CLOCKREGION_X0Y7. The IODELAY block

u_ddr_ctrl_top/u_ddr_96bits_ctrl/u_ddr_top_0/u_mem_if_top/u_phy_top/u_phy_io/gen_dqs[11].ge


n_phy_dqs_iob_gate.u_iob_dqs/gen_dqs_gate.u_idelay_dqs has an IDELAY_TYPE attribute of either FIXED or VARIABLE. This


programming requires that there be an IDELAYCTRL block programmed within the same clock region.

想问一下 200MHz是否是可以去掉的,报错是由于我注掉的不对还是由于该模块就是必须要用的

刚开始看ddr,不是很熟悉 希望各位大神帮忙 谢谢了

报错的信息已经很清楚了,就是这个iodelay_ctrl是必须要的

这个 200MHz时钟 是必须的 提供给 IODELAY_CTRL 用,可以使用FPGA内部生成的。

这个我也不知道,望小编获得答案!

多谢各位了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top