微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > V6 CRC使用注意事项

V6 CRC使用注意事项

时间:10-02 整理:3721RD 点击:

在XILINX的V6系列中,如果需要使用到和V5一样的CRC32模块,但是V6芯片中没有CRC32硬核,这时FAE可能会告诉你,可以用V5系列中的CRC32仿真文件作为可综合文件来使用。这个文件为verilog文件,的确是可以综合使用的。但是有一个问题:它如果达不到时序要求是不会报错的。也就是说,即使不能满足时序要求,在ISE的Timing Report中也不会有它的错误报告。因此,如果我们跑的时钟比较高,它的布线不满足时序要求,我们是无法知道的,也就找不到错误原因。
      这个问题曾经困扰了我整整一星期,最终才找到原因,所以分享出来,让大家避免出这个错误。我是在156.25M时钟下使用的,跑出来的结果不是很稳定,有时候CRC32算出来是正确的,有时候是错误的。如果各位使用的时钟频率比较低,还是可以用该仿真文件作为可综合代码来使用的。
      迫于要在156.25M的时钟下稳定的计算CRC32,我自己写出了一个和V5中CRC32功能、时序一样的CRC32模块,代码质量还颇为不错,简洁高效。在156.25M的时钟下是能稳定工作的,最高应该能跑在160M左右。我用它在10G以太网MAC模块中计算64位输入的CRC32,运行很稳定。
      最新发现,将V5系列中的CRC32仿真文件作为可综合文件来使用时,不稳定的原因是,仿真文件代码中有一个latch,不会进行时序分析,所以即使不能满足时序在ISE时序报告中也体现不出来。将latch改掉即可放心使用。

有没有可以共享的crc32参考设计啊?最近也在为crc工作频率困扰着



    有的,我在我的另一个帖子里面贴出来了,提供了网表文件和仿真文件以及黑盒子。你可以到我的博客里面找到。

    博客链接:       http://www.eetop.cn/blog/?lucien
    另一帖子链接: http://bbs.eetop.cn/thread-310811-1-1.html

下载了  但是感觉没啥用啊



    使用起来和V5的硬核模块一模一样啊,你还有什么需要呢?

IP模块 没啥好讲的啊

试一试,不知道可不可以

呵呵,经验呀,谢谢分享

很感谢

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top