微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 求 数字乘法器的实现方法

求 数字乘法器的实现方法

时间:10-02 整理:3721RD 点击:
各位大虾,小弟初来乍到,求数字乘法器(如8位)的实现方法,要求运算速度快。求算法,当然有verilog代码更好,谢谢各位啊

c = a * b 就可以了



    你真是大神。

直接乘就可以的,综合器会做的。

用XILINX,ALTER的IP core
能达到更好的性能.

基于ASMD的时序二进制乘法器

直接用IP核就可以了!

比较经典的算法是booth算法+Wallace树状结构的并行乘法器。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top