微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > Verilog 编程和ISE EDK的仿真使用

Verilog 编程和ISE EDK的仿真使用

时间:10-02 整理:3721RD 点击:
问题1:如何用verilog语言优化如下表达式
           A0 <= B0+ 8*X + 28*S;
           A1<= B1+ 8*X + 36*S;
           A2 <= B2+ 8*X + 44*S;
          A3 <= B+3 8*X + 52*S;
          A4 <= B+ 8*X + 60*S;
          A5 <= B5+ 8*X + 68*S;
   由于我的速度可能要跑400MHz或200MHz,我想优化一下这代码;(这种乘法代码中用的很多)
问题2:
         我使用的是ISE 10.1工具,想用Modelsim仿真EDK里面的数据,现在我做了以下操作
  •      把EDK的库导入Modelsim,这确定已经导进去了;
  •      编写C语言 XGpio_mSetDataDirection(XPAR_LEDS_BASEADDR, 1 , 0);
           XGpio_mSetDataReg(XPAR_LEDS_BASEADDR, 1, 0x1);

      仿真出来的LED一直为0,请问我从哪里操作错误?请高人指点一下,谢谢了!

请问怎样用modelsim仿真edk啊?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top