微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA与DSP数据读取控制逻辑求助

FPGA与DSP数据读取控制逻辑求助

时间:10-02 整理:3721RD 点击:
本人在FPGA内部做了一个DSP可以通过地址寻址得寄存器,其可读不可写,但是寄存器数据变化是通过FPGA采集的信号数值进行更新,存在这样一种情况,有三个地址,我想通过DSP连续读出,可是在读的过程如果FPGA采集的信号发生变化,就会导致寄存器的值变化,这样会让我在读取第一个地址的值与后面两个地址的值不是通过一个条件下的对应值,我不知道说明白了,就是说我在读第一个地址的时候,三个寄存器的值是这个时刻的值,不能发生变化,而更新寄存器数据也要更新,这样通过什么方式实现呢?我有点想不明白!希望好心人或者小编给予思路,谢谢!

dsp 读之前, 发一个trigger 信号到fpga,  fpga收到trigger 然后更新三个值到寄存器  dsp接着读回来

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top