微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 数字集成电路系统级仿真求教

数字集成电路系统级仿真求教

时间:10-02 整理:3721RD 点击:
小弟的硕士毕业设计是全数字锁相环的设计,包括鉴相器。,数字滤波器,数控振荡器,分频器等构成环路。由于以前没做过像这种系统级的纯数字电路的设计,想问一下想这种纯数字系统的环路设计需不需要也像模拟系统电路一样,先来个verilogA对其进行系统级仿真来验证方案的正确性呢?数字电路需不需要也先进过系统级设计仿真来确定方法的可行性呢?还是直接用verilog对其每个部分进行RTL级设计仿真就行了?
请各位大侠、有经验的大哥指点一二。

还有,数字电路系统级的设计仿真该用什么语言来编程仿真呢?用matlab吗?

Matlab Simulink



    你好,我也看到过有论文用的是simlink搭建起整个电路,它用的方法是一个器件一个器件(比如:D触发器,逻辑门,选择器)搭建起来的,然后组建起整个系统.请问你说的也是这种方法吗?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top