微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > ISE为什么会报异步时钟的时序违例呢?这两个clock已经指定不同的group了。

ISE为什么会报异步时钟的时序违例呢?这两个clock已经指定不同的group了。

时间:10-02 整理:3721RD 点击:

各位大侠好,
      本人在利用ISE布局布线的时候发现一个时序违例,细看竟然是两个时钟之间的违例,在综合时的sdc文件这两个时钟我已经设置成了不同的group了,在ucf文件里我也看了这两个时钟没啥联系,可是工具怎么报时序违例呢,有人经历过同样的事情吗?求指导。
先谢了!


解决:不同的时钟域需要设置TIG(Timing IGnore),感谢的小编回复。

需要设置TIG的,否则trce还是会分析时序的。



    非常感谢小编,是的,我设置TIG之后便没有报违例了。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top