微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 请教大家,如何使时钟信号延迟几个周期

请教大家,如何使时钟信号延迟几个周期

时间:10-02 整理:3721RD 点击:
请教大家,如何使时钟信号延迟几个周期,比如说在a时刻,时钟就结束,我确希望它能够推迟几个周期,用于自己的数据处理

为什么不使能数据延迟几个周期再处理呢?最好不要试图控制时钟延迟

这个问题我也想知道啊。



   为什么不使能数据延迟几个周期再处理呢?最好不要试图控制时钟延迟

我知道最好不要试图控制时钟延迟,但是我现在有这个需求,需要在时钟结束后的几十个周期内将得到的数据进行处理,但是只有一个pclk,这个时钟已经停止了。我该怎么办呢?

那些过来的数据就没有随路时钟吗?

只有一个时钟 而且时钟还停了 那就只有组合逻辑在跑了



那些过来的数据就没有随路时钟吗?

当pclk停止之前,数据随之传输,在pclk停止后,数据要进行处理,这个时候,没有时钟了,该模块没有系统时钟



   只有一个时钟 而且时钟还停了 那就只有组合逻辑在跑了
我需要时钟,只需要时钟能够持续几个周期,但是没有办法啊

叫你做这个设计的家伙《碟中谍》看多了。



   此话怎讲?我觉得数字电路实现不了了,得求助于模拟电路,呵呵呵

这个应用很奇特。不了怎么处理。
似乎是你希望有一个学习暂时的时钟然后持续自振荡的功能。似乎可以用锁相环来实现

你是做视频处理? 为什么pclk会消失,一般是不会消失的。

没有时钟就不能干活了?太过于追求同步逻辑了吧。这个要是用模拟来为了实现时钟延迟,代价也太大了。还是从系统上多想想办法。



   你是做视频处理? 为什么pclk会消失,一般是不会消失的
呵呵,就是视频处理的。



这个应用很奇特。不了怎么处理。
似乎是你希望有一个学习暂时的时钟然后持续自振荡的功能。似乎可以用锁相环来实现
你确定,PLL在没有reference的情况下,可以正常工作?我觉得PLL的相位无法锁定,会崩溃的



   没有时钟就不能干活了?太过于追求同步逻辑了吧。这个要是用模拟来为了实现时钟延迟,代价也太大了。还是从系统上多想想办法。
如果要外面拉一条时钟线,当然可以,问题是,这样需要对主板做稍微的改变,用户不希望这么做,我们可以做的很复杂,但是他们必须得心应手



    当然前提是必须有一个稳定的时钟,所以我想问问小编是不是这样的应用需求。



       当然前提是必须有一个稳定的时钟,所以我想问问小编是不是这样的应用需求。

没有啦,就是为一个稳定的时钟发愁呢

有一个办法,就是用逻辑搭一个震荡电路,但时钟不太稳定。



   有一个办法,就是用逻辑搭一个震荡电路,但时钟不太稳定。
呵呵,这个精度太差啦。还是加个晶振吧

使用一个负逻辑将时钟屏蔽即可

我做了这么久视频处理,没见过这种情况.假如真的有这种需要,应该加一个ram,这个会消失的时钟只用于存储,额外用一个必然存在的时钟(比如外部晶振给出的时钟)做处理.



   LCD driver本身只有一个pclk吧,不同的是LCD driver的数据实时处理,不需要时间延迟。我却希望有时间延迟,有足够的时间数据处理。
打算再集成一个晶振,呵呵,的却没有好的办法



   我不知道你的lcd driver具体指什么?tcon?tv-engine?这我都做过,没见过这种问题.



    我不知道你的lcd driver具体指什么?tcon?tv-engine?这我都做过,没见过这种问题.


一般的LCD driver基本上只需要外部时钟就可以处理了,时钟停止后不需要数据处理,所以碰不到这种情况。
但我的系统是连接到driver和host之间,架构用到AHB总线,有一些数据处理,呵呵,所以考虑集成个晶振啦。

学习了,不太了解,没遇到过

继续观望中

这个时钟不管怎么产生的,总有个源头,是不是从源头考虑处理比较好

这个时钟不管怎么产生的,总有个源头,是不是从源头考虑处理比较好



  当然好啦,呵呵,但是对入嵌入式的芯片来说,往往身不由己,问题需要自身来解决,不能指望人家改主板,呵呵

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top