微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > ddr2读操作的问题

ddr2读操作的问题

时间:10-02 整理:3721RD 点击:
用的是ddr2 controller,我先给ddr2里写数据,然后读出来,但我不知道什么时候ddr2中的数据完全被读出来了,问一下有没有类似于fifo中的empty这样的信号,来解决这样的问题

你肯定有ddr2 控制器吧,看看他的接口不就明白了

首先,你写入了多少个数据,然后对应的地址是多少?这些,你应该知道。然后读出数据也一样,根据读地址,你就知道什么时候读完数据了

首先,你写入了多少个数据,然后对应的地址是多少?这些,你应该知道。然后读出数据也一样,根据读地址,你就知道什么时候读完数据了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top