微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > Cyclone IV GX如何实现高速差分信号收发?

Cyclone IV GX如何实现高速差分信号收发?

时间:10-02 整理:3721RD 点击:
首先我的fpga是EP4CGX50CF23C8, 开发环境:Quartus 10.0
我的目标是:收到比如sata1的1.5GBps差分信号,能够识别其中最后的并发数据,比如k28.5之类。
有个疑问,请各位前辈指点一下:
cyclone4 gx实现高速差分信号的收发,是否基于Megawizard Plugin之IO/ALTGX IP?
SOPC实现的NIOS2里面有Interface Protocols/High Speed/RapidIO与这个优劣对比如何?
实现这个功能最常见的方法是什么?还有其它更好的方法吗?这些ip需要另外配置pll吗?我大概想法是,怎么获得怎么高的采样时钟,可能使用这些ip就不需要我另外提供这么高的时钟了,对吧?请赐教

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top