微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > Sata Host controller

Sata Host controller

时间:10-02 整理:3721RD 点击:
大家好,本人想在FPGA VIRTEX 5 上实施一个SATA HOST Controller . 如果有了解的朋友请说说实施LINK LAYER 和 TRANSPORT layer 的设计难度大吗?有现成的IP core 可用吗?

难度很大,不建议!

有IP的

呵呵,我也在用virtex5... 不过我已经有phy+link,基本上不用GTP给的core, only need the analog portion to provide unsymbol locked 20 bits signal... we can discuss on implementaiotn~

路过!

主要是状态机比较复杂

奥,状态机比较复杂

这个比较难吧!

SATA Host Controller相当复杂。



  求SATA host controller 的详细资料,急。网上好难找啊。 。
谢谢啦。
邮箱:786449611@qq.com

好像可以生成phy

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top