微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 大家在xilinx中如何实现串并转换的 ?

大家在xilinx中如何实现串并转换的 ?

时间:10-02 整理:3721RD 点击:
我用的是I/OSERDES,需要做一个8bit->1bit的并串转换,但是感觉级联两个OSERDES太复杂,有米有简单一些的?
另外,我输出的是DDR的信号,如果采用其他方式的话,可能还得加个ODDR模块,求指点

DDR這種高速信號, 還是用SERDES比較保險吧, 用其他的方案可能反而要花更多時間解決時序偏移的問題

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top