微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 问个关于FPGA芯片电路设计的问题

问个关于FPGA芯片电路设计的问题

时间:10-02 整理:3721RD 点击:
不知道版上有没有人了解,就是像Xilinx那些生产大规模FPGA芯片的公司,他们的电路图是怎么生成的?
是用skill自动生成的,还是人工排一个个模块完成的?
谢谢

我听说intel的CPU都是手工画的。



    cpu这类还真不了解,不是一般都是verilog写,astro或ICC生成的么...
    不知道FPGA这种阵列式的结构会不会都是用skill啥的排列的。因为我听说layout就是这么弄的

在0.18工艺下能做到1GHz,最后都是要靠手工的。
ARM几乎到了45nm才做到1GHz的,就是verilog+工具。

如果使用标准单元库,手工设计的电路几乎不会比DC综合出来的电路表现更好,如果是手工placement性能会有稍许提升。
要是真正的高速应用,那一般会用动态cmos电路。
至于FPGA,结构上和RAM类似。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top