微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA怎样实现10倍频

FPGA怎样实现10倍频

时间:10-02 整理:3721RD 点击:
在virtex-5中DCM的最低输入频率在32M,但是,要想实现10M到100M的倍频,应该怎样去做?

倍频挺麻烦,找些代码吧,或者换个晶振。

不能用DCM 模块吗?DCM可以倍频

DCM设置中有M,N2个数可以设置,M,N是整数,假设输入时钟是F,输出就是M/N*F,理论上可以得到任何频率的时钟。

LS正解,其实也可以先用DCM倍频,然后再用代码分频

说的好。方法多的很呢。

谢谢诸位了,问题已经解决了

dcm串联即可

直接从32m到100m不行吗

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top