微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > Altera EP1C 中PLL的External Output Clock的使用

Altera EP1C 中PLL的External Output Clock的使用

时间:10-02 整理:3721RD 点击:
最近在调试EP1C的板子时,想用PLL将输入时钟经过倍频、分频后得到三个新的时钟(c0,c1,e0)去驱动不同的电路,编译时会报错,错误是e0的时钟只能流入输出端口。原来c0、c1和e0在Cyclone 芯片中是不同的,而在Cyclone II和Cyclone III中,c0、c1和e0是不区分的。请问哪位达人指点一下Cyclone中PLL的External Output Clock怎样使用,以及External Output Clock与Core Output Clock的区别。小弟先谢过了...
上一篇:两个时钟驱动
下一篇:spartan2价格

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top