微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 关于使用FPGA/CPLD延时的讨论

关于使用FPGA/CPLD延时的讨论

时间:10-02 整理:3721RD 点击:
尊敬的科技同仁们:
    大家好!首先给大家拜个晚年了!现在我需要采用CPLD来代替手动拨码开关来实现自动拨码,比如从000000开始拨码一直自动拨到100100,中间共有好多种状态,当CPLD拨到某一种状态时,我希望让它延时3秒钟再拨到下一个状态,以便人的肉眼可以记下显示屏所显示的数据,请问大家有没有好的方案呢?因为这个延时比较长,用门电路延时不太可能;用锁存器的话关键是要等好长时间才给发一次使能信号,我想不出如何来实现,请各位高手能否给一个可行的方案呢!尽量具体些吧!注:只能拿CPLD或者FPGA来实现,不能使用单片机哦!
    谢谢啊!

计数器呗,还能咋样……

3s很长的时间啊,只能用计数器了。

cpld实现起来困难 寄存器资源太少了 还是用FPGA好些,可以用计数延时

除了用计数器,还想不出太好的方法.要注意CPLD资源问题了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top