微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 求:设计满足10Gbps串行输入数据的检测模块 的建议

求:设计满足10Gbps串行输入数据的检测模块 的建议

时间:10-02 整理:3721RD 点击:
同步码为:1100000或者0011111
串行输入数据先1:2分接  形成奇偶位两组,同步码检测模块检测同步头输出signal,signal来调整5分频器相位,驱动1:5串并转换,最终实现1:10的串并转换。
求教:由于数据的高速传输,同步检测模块的设计应该注意那些问题?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top