飞思卡尔QorIQ Qonverge系列多基站一体化设计方案

QorIQ Qonverge 宏蜂窝产品能提供OEM和服务提供商所需要的性能、能源效率和成本效益,有助于满足与海啸式增长的全球无线数据相关的挑战。B4860 宏蜂窝基带处理器使OEM能够开发与众不同的产品,有利于服务提供商采用LTE,并开始部署LTE-Advanced,满足WCDMA基站处理严格的成本要求。
B4860 宏蜂窝基带处理器采用飞思卡尔的智能集成功能和先进的28-nm处理技术,提供超过21 GHz的原始可编程性能,是计算能力的一次重大飞跃。宏蜂窝 SoC将四个双线程、64位E6500 Power Architecture内核与运行速度高达1.8 GHz 的AltiVec SIMD引擎集成。E6500内核非常适用于Layer 2、控制和传输处理,它采用经实践检验的、广泛应用的高性能增强型AltiVec向量处理单元,可大大增强Layer 2调度算法的性能。 E6500内核创下了嵌入式处理器CoreMark每瓦性能(performance-per-watt)基准测试的最高分记录。B4860还集成了6个全新的运行速率高达1.2 GHz的高性能 SC3900 StarCore FVP内核。这些技术结合起来,可为下一代基站的所有基带数据处理层提供一个平衡的、可编程架构。
B4860是首批单芯片LTE基站产品之一,可支持三个20 MHz 扇区,其设计宗旨是取代当今最多可包含6个离散器件的信道卡。除了因减少部件数量而实现设计简化和板级效率提高外,与部署类似的离散解决方案相比,B4860可使成本降低4倍,功率降低3倍。这是一款市场上为数不多的、支持真正的宏基站的解决方案,能够处理从天线IQ采样到回程IP网络等广泛的业务,是遵从LTE-Advanced标准(3GPP版本10,2011年3月订立)的首批 SoC之一。它还同时支持多种接入技术(即多标准)和多模式(即LTE-A, LTE和WCDMA)标准。
- RF功率器件的设计及应用(06-01)
- 飞思卡尔ZSTAR3无线传感器参考设计(07-04)
- 网络“诱惑”为飞思卡尔LS1系列通信处理器带来机遇(10-12)
- 飞思卡尔小基站解决方案治理4G时代的无线网络“城市病”(08-18)
- 智能汽车演进从飞思卡尔车窗升降参考设计开始(04-12)
- 物联网方兴未艾,飞思卡尔运筹帷幄细化QorIQ通信处理器(12-14)
