微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > FPGA和CPLD > 应用CPLD及EPP技术对CCD信号像素级的高速采集

应用CPLD及EPP技术对CCD信号像素级的高速采集

时间:06-28 来源:互联网 点击:
结束语
  利用CCD信号的采集脉冲信号和数据输入信号的同步性,采集卡可以实现对CCD信号的每个像素进行采集,使得采集数据达到很高的精度,而且可以通过灵活地更改CPLD的主控电路来实现FIFO不同的读取方式,满足不同工作的要求。此外FIFO的速度和精度都非常高,可以通过更换高速、高精度的AD来达到更好的采集效果。最好通过并行口和计算机通信,避免了计算机内部电路对CCD信号的影响,也大大改善了采集的效果。


参考文献
1 Jan Axelson,那怡超译.并行端口大全.中国电力出版社. 2001
2 冯敏. Visual C++.NET编程基础.清华大学出版社. 2002
3 潘松,王国栋.基于EDA技术的CPLD/FPGA应用前景.电子与自动化出版社. 1999
4 冯志辉.用计算机CPLD设计数字电子系统.新技术新工艺出版社. 2002
5 戴紫彬.在系统可编程器件的输入信号处理技术.电子技术出版社. 2000

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top