微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > FPGA和CPLD > ACEX 1K系列CPLD配置方法探讨

ACEX 1K系列CPLD配置方法探讨

时间:06-09 来源:互联网 点击:
5 结论
  
从上述的阐述中,我们可以看到:采用Altera公司的专用配置器件加载数据时,配置器件与CPLD之间的接口线非常少,且直接连接不需要外加智能控制器;通过器件内置JTAG口能够将数据一次性写入EPROM中加以保存,而且当CONFIG数据量较大时,可以采用多片级联;器件可多次写入,当需要下载新数据时不需事先擦除器件中原有数据,只需将新数据直接写入即可。由此可见采用配置器件加载数据方便、可靠、易学易用。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top