利用FPGA和CPLD数字逻辑实现ADC
时间:06-04
来源:互联网
点击:
实现更高频率的ADC
图1右上角的较高频ADC的前端仍然采用RC电路和LVDS输入。过采样触发器捕获LVDS输入的比较结果。通过驱动RC电路的通用LVCMOS输出反馈这个信号。如果比较器输出为逻辑“1”,这意味着模拟输入高于RC电路的电压。逻辑“1”通过触发器采样,并反馈到RC电路,使RC电路的电压上升。如果比较器输出为逻辑“0”,反馈信号将为逻辑“0”,这将会使得RC电压更低。通过这个简单的反馈机制,数字值“跟踪”模拟输入频率。
图4的右下方展示了一个用红色表示的采样模拟输入波形的示例,以及采样触发器的输出:蓝色的列代表一个逻辑“1”,白色列代表一个逻辑“0”。注意在通用脉冲编码调制(PCM)格式中“1”和“0”的改变方式。
使用级联积分梳状(CIC)滤波器,PCM输入数据可转换成反映模拟输入流频率的输出流。CIC的功能基本集成(增加或减少)单个位PCM信号,以生成所需比特数的连续输出信号。在图4下方的例子中,将蓝色位视为一个“1”,白色位作为“-1”,可以清楚地看到,求和(积分)运算将产生输入波形的数字表示。 (请注意,输出波形将移位约半周期,因为一个“1”序列将对应数字值的增加,在图4中, “1”序列在波形的“高”部分产生,而一系列“0”在波形的“低”部分产生。)
由于反馈环路的“跟踪”过程,RC电路电压可能围绕模拟输入电平摆动。当过采样触发器在“1”和“0”之间变化时,RC电路的电压会从稍高于模拟输入电平下降至稍低于模拟输入电平。这个过程一直持续到模拟输入电平发生变化。这种高频率噪音可以通过使用可选的数字滤波器来消除。
图4:Δ-Σ调制器的转换阶段的结果。
较高频率的设计可以监测多个用于工作和环境状况通信的音频附加信号。例如,可定期发出5k和12K Hz信号,以指示远程音频监控系统的状态。这些信号可以指示设备的环境情况(温度和湿度)。正如前面的例子,通过简单地添加更多的LVDS输入,可以支持多路模拟信号。该设计可作为8个模拟信号的中心。通过时分多路复用输入,仅需要使用一个数字逻辑的副本。
较高频率的ADC测试结果
较高频率的ADC电路已用评估板在Lattice XP2-17 FPGA上实现。测试期间使用具有0V至3.3V摆幅的15K Hz输入信号。使用方案选项2的电路来处理模拟信号,图1所示的方案选项2使用数字滤波器。结果显示在图3的下半部分,窗口的上方显示接收信号,FFT在底部,F1频率为15.1K Hz。下边栏的结果给出9情况下的 ENOB以及61 dB的信噪比。这些结果表明,输入信号已成功转换为具有良好分辨率和信噪比的数字信号。
作者:莱迪思半导体公司 Ted Marena
图1右上角的较高频ADC的前端仍然采用RC电路和LVDS输入。过采样触发器捕获LVDS输入的比较结果。通过驱动RC电路的通用LVCMOS输出反馈这个信号。如果比较器输出为逻辑“1”,这意味着模拟输入高于RC电路的电压。逻辑“1”通过触发器采样,并反馈到RC电路,使RC电路的电压上升。如果比较器输出为逻辑“0”,反馈信号将为逻辑“0”,这将会使得RC电压更低。通过这个简单的反馈机制,数字值“跟踪”模拟输入频率。
图4的右下方展示了一个用红色表示的采样模拟输入波形的示例,以及采样触发器的输出:蓝色的列代表一个逻辑“1”,白色列代表一个逻辑“0”。注意在通用脉冲编码调制(PCM)格式中“1”和“0”的改变方式。
使用级联积分梳状(CIC)滤波器,PCM输入数据可转换成反映模拟输入流频率的输出流。CIC的功能基本集成(增加或减少)单个位PCM信号,以生成所需比特数的连续输出信号。在图4下方的例子中,将蓝色位视为一个“1”,白色位作为“-1”,可以清楚地看到,求和(积分)运算将产生输入波形的数字表示。 (请注意,输出波形将移位约半周期,因为一个“1”序列将对应数字值的增加,在图4中, “1”序列在波形的“高”部分产生,而一系列“0”在波形的“低”部分产生。)
由于反馈环路的“跟踪”过程,RC电路电压可能围绕模拟输入电平摆动。当过采样触发器在“1”和“0”之间变化时,RC电路的电压会从稍高于模拟输入电平下降至稍低于模拟输入电平。这个过程一直持续到模拟输入电平发生变化。这种高频率噪音可以通过使用可选的数字滤波器来消除。
图4:Δ-Σ调制器的转换阶段的结果。
较高频率的设计可以监测多个用于工作和环境状况通信的音频附加信号。例如,可定期发出5k和12K Hz信号,以指示远程音频监控系统的状态。这些信号可以指示设备的环境情况(温度和湿度)。正如前面的例子,通过简单地添加更多的LVDS输入,可以支持多路模拟信号。该设计可作为8个模拟信号的中心。通过时分多路复用输入,仅需要使用一个数字逻辑的副本。
较高频率的ADC测试结果
较高频率的ADC电路已用评估板在Lattice XP2-17 FPGA上实现。测试期间使用具有0V至3.3V摆幅的15K Hz输入信号。使用方案选项2的电路来处理模拟信号,图1所示的方案选项2使用数字滤波器。结果显示在图3的下半部分,窗口的上方显示接收信号,FFT在底部,F1频率为15.1K Hz。下边栏的结果给出9情况下的 ENOB以及61 dB的信噪比。这些结果表明,输入信号已成功转换为具有良好分辨率和信噪比的数字信号。
作者:莱迪思半导体公司 Ted Marena
电路 FPGA CPLD 电阻 电容 ADC 传感器 半导体 比较器 电压 滤波器 PCB Linear CMOS 相关文章:
- 基于Virtex-5 FPGA设计Gbps无线通信基站(05-12)
- 基于FPGA的DVI/HDMI接口实现(05-13)
- 基于ARM的嵌入式系统中从串配置FPGA的实现(06-09)
- 基于PLB总线的H.264整数变换量化软核的设计(03-20)
- FPGA按键模式的研究与设计(03-24)
- 周立功:如何兼顾学习ARM与FPGA(05-23)