微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > FPGA和CPLD > FPGA异步FIFO设计中的问题与解决办法

FPGA异步FIFO设计中的问题与解决办法

时间:01-16 来源:互联网 点击:
结 语

本文根据异步FIFO设计的难点和要点,提出了具体的解决方案。在空/满标志位产生条件的判断上提出了“检测+计数器”的新思路,使系统设计方便实用,并采用格雷码方式降低了亚稳态出现的概率。通过验证,这种方法在有效判断空/满标志位方面有很大的优势。

参考文献

1. 雷海卫,刘俊.FPGA中软FIFO的设计与实现[J].微计算机信息,2008,24(2):207-209.
2. 于海,樊晓桠.基于FPGA异步FIFO的研究与实现[J].微电子学与计算机,2007,24(3):210-216.
3. 杨军,孔兵,宋克俭,等.基于FPGA的高速异步FIFO存储器设计[J].云南大学学报:自然科学版,2007,29(6):560-565.
4. 潘松,黄继业.EDA技术使用教程[M],北京:科学出版社,2007.

作者:谢文华 高文华 太原科技大学 ) 来源:《单片机与嵌入式系统应用》 2009(8)

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top