工程师,为什么要关注JESD204?
明确的定义。
另一个实施方法就是利用JESD204B最新定义的SYSREF信号。SYSREF信号相当于主时间基准,同时调整设备时钟的内部分配器和在每一个发射器和接收器的多帧时钟。这可以帮助通过系统确认确定延迟。JESD204B说明书介绍三个设备sub-classes:不支持确认延迟的Sub-class 0,通过SYSREF达到确认延迟的Sub-class 1和利用SYNC达到确认延迟的Sub-class 2。Sub-class 0可以简单的看做JESD204A,Sub-class 1是定位应用在运行500MSPS以上的的转换器,而Sub-class 2则只要为地狱500MSPS的转换器服务的。
除了确认延迟,JESD204B版本将其通道数据速率增加到12.5Gbps,同时将设备分为不同的速度等级。对三个速度的设备来说,源和负载阻抗都是定义在100 ? ±20%。第一速度等级从JESD204和JESD204A版本的标准校准通道数据速率,也将电气接口的通道数据速率定义在3.125Gbps。JESD204B的第二速度等级将电气接口的通道数据速率定义为6.375Gbps。这个速度等级将最小差分电压水平降到400mv的峰间值。而不是第一速度等级的500mv。 JESD204B的第三速度等级将其电气接口通道数据速率定义为12.5Gbps。这个速度把电气接口所需的最低差分电压降到360mv峰间值。随着速度等级的通道数据速率的上升,最低差分电压则相应减小,之后降低驱动器的必要转换速率会令物理实现变得更方便。
为了使JESD204B版本从帧时钟到设备时钟的过渡更具有灵活性。之前在JESD204和JESD204A版本中,JESD204系统的帧时钟是绝对帧时间基准。一般来说,转换器的帧时钟和采样时钟是一样的。当我们尝试去给多样化设备布置相同的信号,同时对不同路径这样就不能提供更多的灵活性,也有可能为尝试给多设备配置相同信号的系统设计带来不可预料的复杂性,也可以解析不同通路间的相交问题。在JESD204B,设备时钟是JESD204系统的每个因素的定时基准。每一个转换器和接收器都从时钟发生器电路获得相应的设备时钟。这就为系统设计带来更多的灵活性,但这要求指定给定设备的帧时钟和设备时钟之间关系。
JESD204 编辑视点 LVDS 转换器接口 DAC 相关文章:
- ADI公司的JESD204A数据转换器可减少功耗及电路板空间(07-03)
- 电磁兼容EMC预测试与鉴定测试(09-25)
- 电磁辐射的污染及治理的紧迫性(03-18)
- EMC常见缩略语清单(03-19)
- EMC(电磁兼容性标准)认证流程图(02-11)
- 微波暗室一般技术指标(09-25)