常见问题解答:Xilinx采用首个ASIC级UltraScale可编程架构
能的头号瓶颈。UltraScale 布线架构从根本上完全消除了布线拥塞问题。结论很简单:
只要设计合适,布局布线就没有问题。
· 功耗
每代 All Programmable 逻辑器件系列都能显著降低系统级功耗,UltraScale 架构正是建立在这一传统优势之上。低功耗半导体工艺以及通过芯片与软件技术实现的宽范围静态与动态电源门控,可将系统总功耗降低至赛灵思行业领先的 7 系列 FPGA(业界最低功耗的 All Programmable 器件)的一半。
10. 赛灵思的堆叠硅片互连技术(SSIT)带给 UltraScale 3D IC 的附加优势是什么?
Virtex® UltraScale 和 Kintex® UltraScale 系列产品中的连接功能资源数量以及第二代 FPGA 与 3D IC 架构中的芯片间带宽都实现了阶梯式增长。布线与带宽以及最新 3D IC 宽存储器优化接口容量的大幅增加,能确保新一代应用以极高的器件利用率实现目标性能。
11. 何时推出基于 UltraScale 架构的 FPGA?
支持 UltraScale 架构 FPGA 的 Vivado 设计套件早期评估 beta 版已于 2013 年 1 季度向客户发布。首批UltraScale 器件将于 2013 年 4 季度推出。
12. 16nm 产品何时推出?
随着台积电加快开发进度,计划将于 2013 年晚些时候提供 16nm FinFET 测试芯片,并在 2014 年推出首批产品。
13. 为什么赛灵思使用 "UltraScale",而不是沿用 8 系列命名规则?
UltraScale 架构代表了 PLD 行业的转折点。采用新工艺节点制造的产品将延伸赛灵思的整体产品系列。对于 PLD 市场,系列编号的增加过去常常代表要向下一个技术节点迁移。UltraScale 架构跨越多个技术节点。
基于 UltraScale 架构的器件与 7 系列器件将会并存。
14. Artix、Kintex 和 Virtex 产品名称会受到怎样的影响?
FPGA 系列的名称将继续在 UltraScale 或以后的技术中沿用。Artix®-7、Kintex-7 和 Virtex-7 FPGA 系列的命名会保持不变。对于 20nm 和 16nm 工艺,相应的器件命名方式为 Kintex UltraScale 和 Virtex UltraScale。
UltraScale架构 All Programmable 20nm 赛灵思 ASIC 相关文章:
- UltraScale可编程架构如何解决互连问题?(06-09)
- 赛灵思UltraScale架构:业界首款ASIC级All Programmable架构(06-09)
- 赛灵思ASIC级UltraScale架构要素及相关说明(06-09)
- Xilinx UltraScale:为您未来架构而打造的新一代架构(06-15)
- Xilinx全新参考设计提供业界首个单芯片400G解决方案(02-12)
- 全面了解英特尔融合现实Alloy 要完爆VR/AR?(07-20)