将音频编解码器植入28nm高级移动多媒体芯片系统
时间:10-18
来源:Synopsys
点击:
· 灵活设计多种时钟速率。音频采样速率有多种频率。音频编解码器应非常灵活,支持采用芯片系统参考时钟(如12MHz USB时钟)的音频采样频率,以简化IP集成。
·管理好电源电压降低后的性能平衡。电源电压降低至1.8伏造成输出功率受限,但仍符合当今市场上许多便携产品实际的输出功率要求。不过,使用电荷泵和特殊的级联,有可能在芯片上产生高电源电压,支持良好收听体验所需的输出功率。
·深入了解芯片系统之外的系统分区。并非每一个功能都必须集成到芯片系统。有些功能,如扬声器驱动,植入电源管理集成电路(PMIC)或作为独立的集成电路使用有利于提高性能和降低系统成本。
系统和芯片系统设计人员考虑将音频编解码器功能集成的关键是充分理解:1)集成的意义在哪里?2)不集成的意义在哪里?3)如何具备充分的灵活性来支持不同使用模式和要求?新思科技的DesignWare IP开发出了经过硅验证、功能全面的音频编解码器,使芯片系统设计人员能够在成本与性能之间实现最佳平衡,并能够专注于如何实现产品差异化。
——本文选自电子发烧友网11月《视音频技术特刊》"透视新设计栏目",转载请注明出处,违者必究!
- 将数据转换器IP集成到系统芯片简化设计技术(04-27)
- 专家支招:如何快速解决隔离FPGA设计中的错误(07-15)
- 10G以太网系统中的并行CRC编解码器的设计(02-11)
- LT3751如何使高压电容器充电变得简单(08-12)
- 三路输出LED驱动器可驱动共阳极LED串(08-17)
- 浪涌抑制器IC简化了危险环境中电子设备的本质安全势垒设计(08-19)