微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 硬件工程师文库 > 基于ADSP-TS101S的多芯片数字信号处理系统的实现方案

基于ADSP-TS101S的多芯片数字信号处理系统的实现方案

时间:02-11 来源:不详 点击:

CPLD产生复位信号和
并-串转换功能的实现
复位信号产生
TigerSHARC DSP的上电复位式较为特殊,在设计时应充分引起重视,本系统采用Altera公司的CPLD EPM7192产生上电复位波形和时序控制。上电复位波形要求如图3所示。
这里应当注意:
tstart_LO在供电稳定之后,必须大于1ms;
tpulse1_HI必须大于50个系统时钟周期,小于100个系统时钟周期;
tpulse2_LO必须大于100个系统时钟周期。
DSP上电后的正常复位:低电平持续时间必须大于100个系统时钟周期。
并-串转换功能的实现
并行数据由DSP送至CPLD,通过CPLD将其转换为串行数据按某固定波特率发送。经试验用MAX+plusII支持的AHDL语言编写的程序实现并-串转换功能,具有灵活、简单和可扩展性强等优点。具体程序就不再赘述。

结语
本文所介绍的多片TigerSHARC DSP在实时信号处理系统中的实现方案,已经成功应用于某雷达的信号处理机的改进工作中。结构上,由原来的三块电路板合并为一块;芯片数量由原来的(ADSP21062)十几片降为五片(ADSP TS101S)。在完成原有功能的基础上还实现了一些提高性能的功能。并且新系统的功耗较原来大大降低,散热量也很明显的降低。实践表明,由TigerSHARC DSP构成的系统硬件结构简单,软件编写容易,且成本较低,具有较高的工程应用价值。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top