微波EDA网,见证研发工程师的成长! 2025婵犵數濮撮惀澶愬级鎼存挸浜炬俊銈勭劍閸欏繘鏌i幋锝嗩棄缁炬儳娼¢弻鐔告綇閸撗呮殸缂備胶濯崹鍫曞蓟閵娾晜鍋嗛柛灞剧☉椤忥拷04闂傚倸鍊搁崐鎼佸磹妞嬪海鐭嗗〒姘e亾妤犵偞鐗犻、鏇㈡晜閽樺缃曢梻浣虹帛閸旀洟骞栭銈囦笉妞ゆ牜鍋為悡銉╂煟閺囩偛鈧湱鈧熬鎷�23闂傚倸鍊搁崐鎼佸磹妞嬪海鐭嗗〒姘e亾妤犵偞鐗犻、鏇㈡晝閳ь剛绮eΔ浣虹闁瑰瓨鐟ラ悘鈺冪磼閻欌偓閸ㄥ爼寮婚妸鈺傚亞闁稿本绋戦锟� 闂傚倸鍊搁崐鎼佸磹妞嬪海鐭嗗〒姘e亾妤犵偞鐗犻、鏇㈠Χ閸屾矮澹曞┑顔结缚閸樠冣枍瀹ュ洠鍋撶憴鍕;闁告濞婇悰顕€宕堕澶嬫櫌婵犵數濮撮幊澶愬磻閹捐閿ゆ俊銈勮兌閸欏棝姊虹紒妯荤闁稿﹤婀遍埀顒佺啲閹凤拷濠电姷鏁告慨鐑藉极閹间礁纾婚柣鎰惈閸ㄥ倿鏌涢锝嗙缂佺姾顫夐妵鍕箛閸撲胶鏆犵紓浣哄閸ㄥ爼寮婚妸鈺傚亞闁稿本绋戦锟�
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > 关于max_transition_time,max_fanout,max_capacitance的优先级问题

关于max_transition_time,max_fanout,max_capacitance的优先级问题

时间:10-02 整理:3721RD 点击:
在低速电路设计中,这三个参数或许满足library中的条件即可,但是在高速数字电路中,例如1G以上,这几个参数就需要着重考虑。
有人说高速电路中这几个参数这样设置:1. max_transition_time < 0.1*Ts;
2. max_fanout< 3 or 4;
3. max_capacitance < 4* unit cell
三个都要满足的话挺难的吧!
那么这几个参数在后端工具如ICC中是否有优先级别呢?也就是说某一个符合要求,其余的可以放松约束。

另外一个就是这些约束在DC中都设置好,且在DC之后的报告中没有显现出关于这三个的violation,但在floorplan阶段的report_constraint中有关于这三个设计规则的violation,这是为何?请大神帮忙解答!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top