微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > 分了power domain的顶层,CTS插clock buffer 问题

分了power domain的顶层,CTS插clock buffer 问题

时间:10-02 整理:3721RD 点击:
各位大侠,
现在有一个项目,是分了power domain的, timing和drv的优化,都没有导致多插isolator
但是到了clock tree阶段,因为新增加的clock buffer确实跨domain了(但是后来追了下路径,发现根本没必要跨domain, 头尾都在一个domain里, 穿出去又回来了 ),所以导致encounter多插了两个isolator。
这种现象很是奇怪,不知道大家遇到过没?
有什么好方法解决呢?
谢谢

preserved module

谢谢楼上的回复,你的意思是在CTS SPEC里定义
dontAddNewPortModule
+ ..........?
这个我一直是这样定义的,但是还是加了ISO
奇怪的是我现在把这个定义去掉了,工具反而不加了。
这就使我有点不淡定了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top