微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > 在encounter 怎样设计P2R的约束才能减少功耗

在encounter 怎样设计P2R的约束才能减少功耗

时间:10-02 整理:3721RD 点击:
在芯片的功耗主要有:
动态功耗
短路功耗
漏功耗
亚阈值漏功耗,
在后端自动布局布线能降低能从以下几个方面:
1.在clock-tree减少树上的buf和inv,这样可以减少时钟树上的动态功耗,
可以适当的加大max_transition的值,因为encounter在优化setup 时
会少插入一些bufinv delay等单元,
2.短路功耗主要是减少input_transition时间和增加输出的load_capacitance,
增加负载capacitance 会影响下一级的input_transition,所以在约束中需要
折中考虑max_transition和max_capacitance.
3.漏功耗主要是MOS管寄生的PN反偏存在漏电流,这样能否考虑怎加tap_cell
4.至于亚阈值漏功耗这一项主要在manufacture才能实现.
本人的理解,欢迎大家提出自己的见解.

学习一下

讲的很好啊

学习了,谢谢

学习了

小编总结的很好,学习了

学习 学习 谢小编

谢小编

XIEXIE

上一篇:怎样手工连线?
下一篇:有关DFT的问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top