微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC版图设计交流 > 为什么跑DRC时总出现栅格的错误? 郁闷好几天了都.........

为什么跑DRC时总出现栅格的错误? 郁闷好几天了都.........

时间:10-02 整理:3721RD 点击:
走DRC时出现至少1000个同类错误

什么grid_offset的.............应该在display怎么设置啊我现在是0.01 0.01 0.0010.001

1、看看是否是因为导出PDK时,Device就是OFF Grid的,如果这样需要重导PDK;
2、看tf用的对不对,是否和Device有冲突,检查设置。一般Off Grid错误是必须改掉的,除了I/O处。

新手,不懂,呵呵,详解

设置0.001, 0.001 应该是不对的, 你是什么制程的?
你应该去看design rule, 里面有写grid 要多大.然后要用这个数值去替代你的0.001 .
这样你会在layout上发现,报offgrid的那些地方, 你的鼠标是放不到上面的. 这就是offgrid的意思,不在格点上.

design rule哪里找啊.....pdf文件?

关于grid点大小,比较方便的方法就是去drc command file里找下面两行设定:
PRECISION1000
RESOLUTIONx
x/1000就是display option里X snap spacing和Y snap spacing需要设置的数值,
当然也要保证command file是foundry给的正确版本.

在tf 里找语句:mfgGridResolution

既然能跑DRC,所以小编至少有drc.rul。用6楼的方法找

楼上说的没错,最好再导出导入

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top