微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 研发岗位热招!

研发岗位热招!

时间:12-12 整理:3721RD 点击:
深鉴科技(DeePhi Tech ) 成立于2016年,由清华大学与斯坦福大学的世界顶尖深度学习硬件研究者创立,专注于深度学习处理器解决方案,致力于成为国际领先的深度学习加速方案提供者。深鉴具有世界领先的神经网络压缩、编译、深度学习处理器结构设计技术,相关工作发表于NIPS,ICLR,FPGA,ISCA等世界顶级学术会议公司,并被世界半导体工业界顶级会议Hot Chips认可,公司创始人相关工作获得了ICLR Best Paper。  
基于原创的神经网络深度压缩技术和DPU平台,深鉴为深度学习提供端到端的解决方案。通过神经网络与FPGA的协同优化,深鉴提供的嵌入式端与云端的推理平台更加高效、便捷、经济,现已应用于安防与数据中心等领域。得益于我们在深度学习图像与语音处理上的成果,深鉴将为更多行业提供最前沿的人工智能解决方案。  
    
公司地标:清华同方科技广场(地铁15号线清华东路西口站/13号线五道口站)  
公司福利:餐补、带薪年休假、补充医保、团队出游、年会、各类体育活动等等  
公司网址:www.deephi.com  
简历投递:dream@deephi.tech  
欢迎优秀的你,加入深鉴实现梦想!岗位接受实习生,要求每周能来公司全职时间三天以上。
  
在招职位列表
  
一、高级硬件工程师
岗位职责:
负责产品全生命周期的硬件开发工作,包括但不限于板卡方案设计、器件选型、原理图设计、Layout检查、BOM整理、板卡调试与测试、板卡问题定位、转产跟进及量产指导等。
任职要求:
1、熟悉高速数字硬件设计,对SI/PI有较深入的理解,2年以上高速板卡开发经验;
2、能够熟练使用Cadence进行原理图设计及Layout检查;
3、能够熟练使用示波器等仪器仪表,进行板卡调测、问题定位等;
4、Xilinx FPGA板卡、服务器板卡设计经验丰富者优先;
5、DDR3/4、DC-DC及其外围设计经验丰富者优先;
6、有量产经验者优先;
7、较强的团队协作能力、抗压能力,能够较好的与供应商及合作伙伴交流沟通。
  
二、ASIC flow 工程师
岗位职责:
1. 负责SOC芯片前端流程,包括synthesis, formal,sta等
2. 建立timing约束、power约束UPF,并负责低功耗流程
3. 与后端工程师合作进行时序收敛工作
4. 与前端设计工程师合作解决timing问题
任职要求:
1. 本科及以上学历,通信、微电子相关专业,熟悉ASIC设计
2. 精通业界先进的低功耗设计技术
3. 3年以上STA/synthesis/formal工作经验
4. 熟悉ARM、AMBA总线、SOC结构者优先
5. 熟悉perl/csh/tcl
6. 具有良好的表达沟通能力及团队合作精神,具有很强的独立工作能力及动手能力
  
三、C++高级研发工程师
岗位职责:
1. 开发针对深度学习处理器(DPU)的相关工具,包括编译器、计算仿真工具等,让DPU可以更好的应用在产品中;
2. 和深度学习算法研究人员以及硬件人员充分交流,提出更好的软件优化方案;
3. 编写相关的设计和开发文档。
任职要求:
1. 计算机或软件相关专业本科以上学历;3年以上C++开发经验;
2. 熟悉Linux系统操作和开发工具,能熟练使用Git、CMake等工具;
3. 具备Python等脚本语言开发经验者优先;
4. 要求责任心强,有良好的学习能力和协作精神,愿意接受挑战和承受工作压力。
  
四、神经网络压缩算法研究工程师
岗位职责:
1. 研究神经网络的压缩算法,阅读、复现已有方法,开发新型压缩方法;
2. 对神经网络的压缩算法进行分析,测试和改进。
任职要求:
1. 计算机视觉/图像处理/机器学习等相关方向;
2. 熟悉Linux下的C/C++ 编程;
3. 熟悉至少一种深度学习算法,例如 CNN 或者 LSTM 等;
4. 熟悉至少一种深度学习框架,包括 Caffe等;
5. 具备钻研精神和创造力,能够通过阅读论文学习最新算法和理论;
6. 要求责任心强,有良好的学习能力和协作精神,愿意接受挑战和承受工作压力要求;
7. 在CVPR/ICCV/ECCV/NIPS/ICLR/TPAMI等相关顶级学术会议期刊发表过相关论文者优先。
  
五、视觉算法研发工程师
岗位职责:
1. 研究深度学习(包括各种神经网络结构与应用)或计算机视觉各个领域(目标检测识别等)中核心算法;
2. 将上述核心算法应用到各种复杂现实场景中,如无人机,机器人,智能监控等;
3. 针对应用场景进行数据分析和算法优化;
4. 编写相关算法分析和优化报告。
任职要求:
1. 计算机视觉、图像处理、机器学习等相关方向;具有三年以上算法研究经验;
2. 熟悉至少一种深度学习算法,例如CNN或者LSTM等;
3. 熟悉至少一种深度学习框架,包括Caffe等;
4. 具备相关应用背景者优先,例如做过目标检测、跟踪、识别等应用项目;
5. 具备钻研和创造力,能够通过阅读论文学习最新算法和理论;
6. 要求责任心强,有良好的学习能力和协作精神,愿意接受挑战和承受工作压力要求;
7. 在CVPR,ICCV,ECCV,NIPS,ICLR,TPAMI等相关顶级学术会议期刊发表过相关论文者优先。
  
六、系统软件工程师(嵌入式研发工程师)  
岗位职责:
1. 负责硬件平台的系统软件架构设计和解决方案;
2.独立完成Linux系统的移植,驱动和应用程序开发;
3.根据应用场景,灵活调整系统配置和软件模块的增减;
4.与硬件,算法以及应用软件团队紧密合作,优化系统性能和可靠性;
5.根据产品功能模块设计,编码实现各模块功能,并确保开发质量与进度;
6.负责软件的设计、编程、调试和模块测试工作。
任职要求:
1. 本科及以上学历,有3-5年以上嵌入式软件开发工作经验;
2. 精通C/C++语言,有扎实的编程功底和编程经验;
3. 精通Bootload (U-boot) 和Linux底层驱动开发;
4. 精通Linux多线程编程;
5. 熟悉一种或多种ARM SOC平台开发(熟悉Xilinx Zynq优先考虑);
6. 熟悉一种或多种接口开发,包括USB,I2C,SPI,I2S,MIPI CSI,MIPI DSI等;
7. 熟悉视频编解码标准和实际应用,有海思IPC/NVR芯片开发经验优先;
8. 熟悉TCP/IP、RTP/RTSP/HTTP等网络传输协议以及蓝牙、WIFI等无线传输协议。
  
七、IC验证工程师(SoC验证工程师)  
岗位职责:
1. 负责SoC验证环境的维护和更新;
2. 负责SoC模块级验证;
3. 负责功能覆盖率的收集和分析;
4. 负责相应脚本的维护和更新。
任职要求:
1. 有SoC或复杂IP规范化验证经验;
2. 熟悉验证标准流程;  
3. 熟练使用Verilog/ System Verilog等;
4. 熟练使用UVM/ OVM/ VMM方法学;    
5. 熟悉C/ C++/ SystemC;    
6. 至少能熟练使用一种脚本,包括并不限于python, Perl, Makefile,各种Shell等;
7. 使用过Synopysys/ Cadence的VIP是加分项。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top