微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 请教个问题,关于fn pll里面dsm工作时钟选择的问题

请教个问题,关于fn pll里面dsm工作时钟选择的问题

时间:12-12 整理:3721RD 点击:
看论文和一些产品说明,dsm的时钟一般都选择分频后时钟的retime信号。
如果选择参考时钟会有什么问题?
这跟dsm的量化级数有关系吗?
O(∩_∩)O谢谢
ps:之前看书的时候,忘了哪本书了,貌似说过原因,一时记不得了。

个人感觉,可能跟fsm调整分频比的时序有关吧。fsm需要在固定的时间调整分频比,不然有产生glitch的风险。pll锁定过程中ref clock和feedback clock相位没有固定关系,fsm调整分频比的时间也不确定(相对feedback clock),这样就有glitch的风险,搞不好还锁定不了。

很简单,DSM输出更新divider value. 你接 Ref 要是当前divider value还没跑完,divider value 就变了 怎么办。  
  

再请教一下。分频器的输出和ref有随机相位差,在vctrl上会出现杂散。这个问题可以在PFD的输入端解决吗?

我想你的意思 大概是想消除 DSM量化噪声,PFD之前没见过有什么办法。参阅2010年之后的JSSC论文
  

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top