微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 求教扩频系统下,AGC LOOP如何设计

求教扩频系统下,AGC LOOP如何设计

时间:12-12 整理:3721RD 点击:
    先说说目前我的AGC LOOP的工作原理,其通过检测输出点信号幅度大小,来判断LOOP是否稳定,以及应该如何调节增益。
    但现在应用在扩频系统下,输出点SNR很可能为负值,即信号以及完全被噪声淹没,这样就会导致噪声让AGC LOOP稳定。例如输入信号为-110dBm,这时计算得到噪底为-104dBm,因此整个AGC环路的增益可能就满足噪声去了,而使得信号没有被放大那么多。
    请教各位这个问题应该如何解决,谢谢!

你好像还没明白agc loop是干什么用的
只要到setpoint就好,不管它到底是不是cdma系统都无所谓

对于AGC来说,当然无所谓是噪声还是信号让它稳定,但是对于扩频系统来说,这个是不是也无所谓

cdma系统信号埋在噪声下很正常
只要你的agc的set-point能保证你adc的输出信号让quantize的noise远低于热噪声
信号解扩后,你还是该怎么玩就怎么玩
一句好,agc不管你是cdma还是非cdma
agc关心的是你不要让adc爆掉或者被quanztie dominate了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top