关于sar adc的架构问题
时间:12-12
整理:3721RD
点击:
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Tue Jan 12 09:18:49 2010) 提到:
刚刚接触,
如果使用电荷再分配架构的DAC,在位数比较高的情况下,电容面积将非常大,不知道业界在10位及10位以上的都使用什么架构的,RC混合的么?
☆─────────────────────────────────────☆
gaoz (gaoz) 于 (Tue Jan 12 10:19:54 2010) 提到:
插入AC 电容split Cap array可以减少电容大小绝对值
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 刚刚接触,
: 如果使用电荷再分配架构的DAC,在位数比较高的情况下,电容面积将非常大,不知道业界在10位及10位以上的都使用什么架构的,RC混合的么?
☆─────────────────────────────────────☆
ilovetju (Here I am) 于 (Tue Jan 12 10:23:39 2010) 提到:
寄生电容对精度有影响
【 在 gaoz (gaoz) 的大作中提到: 】
: 插入AC 电容split Cap array可以减少电容大小绝对值
☆─────────────────────────────────────☆
gaoz (gaoz) 于 (Tue Jan 12 10:31:35 2010) 提到:
校准
【 在 ilovetju (Here I am) 的大作中提到: 】
: 寄生电容对精度有影响
☆─────────────────────────────────────☆
ilovetju (Here I am) 于 (Tue Jan 12 10:33:18 2010) 提到:
恩,能推荐几篇经典的校准的文章吗?
谢谢
【 在 gaoz (gaoz) 的大作中提到: 】
: 校准
☆─────────────────────────────────────☆
gaoz (gaoz) 于 (Tue Jan 12 10:38:10 2010) 提到:
A 24GS/s 6b ADC in 90nm CMOS ,ISSCC2008
【 在 ilovetju (Here I am) 的大作中提到: 】
: 恩,能推荐几篇经典的校准的文章吗?
: 谢谢
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Tue Jan 12 13:26:44 2010) 提到:
这个结构对那个AC电容要求很高很高啊 如果不用校准的话估计肯定不行
我看RC混合结构的电容倒是很少 面积肯定会小许多相比较全C的而言 但是缺点不是太清楚
现在要做的是10bit的sar-ADC,全用电容需要2^11*C 一算面积不敢用了
【 在 gaoz (gaoz) 的大作中提到: 】
: 插入AC 电容split Cap array可以减少电容大小绝对值
☆─────────────────────────────────────☆
cater (天使爱毛毛虫、有了可可) 于 (Tue Jan 12 14:01:42 2010) 提到:
有些参考资料吗?
我搞device的,不懂circuit,想了解一下。
【 在 ilovetju (Here I am) 的大作中提到: 】
: : :
: 寄生电容对精度有影响
: 【 在 gaoz (gaoz) 的大作中提到: 】
: : 插入AC 电容split Cap array可以减少电容大小绝对值
:
: --
:
: ※ 来源:·水木社区 http://newsmth.net·[FROM: 210.13.71]
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Wed Jan 13 10:51:55 2010) 提到:
这个太前沿了,有没有更加经典实用的论文推荐推荐
【 在 gaoz (gaoz) 的大作中提到: 】
: A 24GS/s 6b ADC in 90nm CMOS ,ISSCC2008
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Wed Jan 13 15:21:14 2010) 提到:
对于10b的sar adc 也需要校准么?
【 在 gaoz (gaoz) 的大作中提到: 】
: 校准
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Wed Jan 13 15:45:06 2010) 提到:
现在10b及以上是不是用hybrid型的sar多一些,比如MSB用电阻,LSB用电容
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 对于10b的sar adc 也需要校准么?
☆─────────────────────────────────────☆
ilovetju (Here I am) 于 (Wed Jan 13 15:57:19 2010) 提到:
split这种结构可以做到10bit
你说的那种方法太废面积
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 这个结构对那个AC电容要求很高很高啊 如果不用校准的话估计肯定不行
: 我看RC混合结构的电容倒是很少 面积肯定会小许多相比较全C的而言 但是缺点不是太清楚
: 现在要做的是10bit的sar-ADC,全用电容需要2^11*C 一算面积不敢用了
☆─────────────────────────────────────☆
ilovetju (Here I am) 于 (Wed Jan 13 15:57:56 2010) 提到:
hybrid 本身不能提高精度
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 现在10b及以上是不是用hybrid型的sar多一些,比如MSB用电阻,LSB用电容
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Wed Jan 13 16:57:29 2010) 提到:
nod
但是在速率 功耗等方便是不是应该有些优势
【 在 ilovetju (Here I am) 的大作中提到: 】
: hybrid 本身不能提高精度
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Wed Jan 13 17:00:25 2010) 提到:
如果spilt不用校准 对于串联电容在版图上面有没有什么比较好的处理方法,可以得到比较好的结果,肯定要对版图提高了要求
【 在 ilovetju (Here I am) 的大作中提到: 】
: split这种结构可以做到10bit
: 你说的那种方法太废面积
☆─────────────────────────────────────☆
ilovetju (Here I am) 于 (Wed Jan 13 17:22:42 2010) 提到:
中心对称阿
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 如果spilt不用校准 对于串联电容在版图上面有没有什么比较好的处理方法,可以得到比较好的结果,肯定要对版图提高了要求
☆─────────────────────────────────────☆
gaoz (gaoz) 于 (Wed Jan 13 17:32:08 2010) 提到:
参考:“A Self-Calibrating 15 Bit CMOS A/D Converter”
IEEE JOURNAL OF SOLID-STATE CIRCUITS, VOL. SC-19, NO. 6, DECEMRER 1984
可以对SAR ADC的电容误差做数字校准
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 对于10b的sar adc 也需要校准么?
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Thu Jan 14 11:34:21 2010) 提到:
哦 这个是hybrid的架构了 这个架构的做calibre是不是比较方便
【 在 gaoz (gaoz) 的大作中提到: 】
: 参考:“A Self-Calibrating 15 Bit CMOS A/D Converter”
: IEEE JOURNAL OF SOLID-STATE CIRCUITS, VOL. SC-19, NO. 6, DECEMRER 1984
: 可以对SAR ADC的电容误差做数字校准
☆─────────────────────────────────────☆
bitcat (比特猫) 于 (Thu Jan 14 12:33:11 2010) 提到:
10bit的以前都是用电阻搭一搭就好了
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 哦 这个是hybrid的架构了 这个架构的做calibre是不是比较方便
☆─────────────────────────────────────☆
gaoz (gaoz) 于 (Thu Jan 14 12:46:47 2010) 提到:
算法是一样的。
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 哦 这个是hybrid的架构了 这个架构的做calibre是不是比较方便
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Thu Jan 14 16:19:35 2010) 提到:
电荷再分配的架构 采样保持 D/A转换器和比较器的差值部分都被合在一个电路中了 还是有些优势的
这次做10bit的,以后打算继续用这个架构的在做到12位的。
发现这篇文章应该挺适合的
12-bit non-calibrating noise-immune redundant SAR ADC for System-on-a-chip.
Ayaskant Shrivastava
Texas Instruments, India.
Email: ayas@ti.com
【 在 bitcat (比特猫) 的大作中提到: 】
: 10bit的以前都是用电阻搭一搭就好了
stoned (想“嘉欣”,爱“嘉欣”) 于 (Tue Jan 12 09:18:49 2010) 提到:
刚刚接触,
如果使用电荷再分配架构的DAC,在位数比较高的情况下,电容面积将非常大,不知道业界在10位及10位以上的都使用什么架构的,RC混合的么?
☆─────────────────────────────────────☆
gaoz (gaoz) 于 (Tue Jan 12 10:19:54 2010) 提到:
插入AC 电容split Cap array可以减少电容大小绝对值
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 刚刚接触,
: 如果使用电荷再分配架构的DAC,在位数比较高的情况下,电容面积将非常大,不知道业界在10位及10位以上的都使用什么架构的,RC混合的么?
☆─────────────────────────────────────☆
ilovetju (Here I am) 于 (Tue Jan 12 10:23:39 2010) 提到:
寄生电容对精度有影响
【 在 gaoz (gaoz) 的大作中提到: 】
: 插入AC 电容split Cap array可以减少电容大小绝对值
☆─────────────────────────────────────☆
gaoz (gaoz) 于 (Tue Jan 12 10:31:35 2010) 提到:
校准
【 在 ilovetju (Here I am) 的大作中提到: 】
: 寄生电容对精度有影响
☆─────────────────────────────────────☆
ilovetju (Here I am) 于 (Tue Jan 12 10:33:18 2010) 提到:
恩,能推荐几篇经典的校准的文章吗?
谢谢
【 在 gaoz (gaoz) 的大作中提到: 】
: 校准
☆─────────────────────────────────────☆
gaoz (gaoz) 于 (Tue Jan 12 10:38:10 2010) 提到:
A 24GS/s 6b ADC in 90nm CMOS ,ISSCC2008
【 在 ilovetju (Here I am) 的大作中提到: 】
: 恩,能推荐几篇经典的校准的文章吗?
: 谢谢
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Tue Jan 12 13:26:44 2010) 提到:
这个结构对那个AC电容要求很高很高啊 如果不用校准的话估计肯定不行
我看RC混合结构的电容倒是很少 面积肯定会小许多相比较全C的而言 但是缺点不是太清楚
现在要做的是10bit的sar-ADC,全用电容需要2^11*C 一算面积不敢用了
【 在 gaoz (gaoz) 的大作中提到: 】
: 插入AC 电容split Cap array可以减少电容大小绝对值
☆─────────────────────────────────────☆
cater (天使爱毛毛虫、有了可可) 于 (Tue Jan 12 14:01:42 2010) 提到:
有些参考资料吗?
我搞device的,不懂circuit,想了解一下。
【 在 ilovetju (Here I am) 的大作中提到: 】
: : :
: 寄生电容对精度有影响
: 【 在 gaoz (gaoz) 的大作中提到: 】
: : 插入AC 电容split Cap array可以减少电容大小绝对值
:
: --
:
: ※ 来源:·水木社区 http://newsmth.net·[FROM: 210.13.71]
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Wed Jan 13 10:51:55 2010) 提到:
这个太前沿了,有没有更加经典实用的论文推荐推荐
【 在 gaoz (gaoz) 的大作中提到: 】
: A 24GS/s 6b ADC in 90nm CMOS ,ISSCC2008
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Wed Jan 13 15:21:14 2010) 提到:
对于10b的sar adc 也需要校准么?
【 在 gaoz (gaoz) 的大作中提到: 】
: 校准
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Wed Jan 13 15:45:06 2010) 提到:
现在10b及以上是不是用hybrid型的sar多一些,比如MSB用电阻,LSB用电容
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 对于10b的sar adc 也需要校准么?
☆─────────────────────────────────────☆
ilovetju (Here I am) 于 (Wed Jan 13 15:57:19 2010) 提到:
split这种结构可以做到10bit
你说的那种方法太废面积
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 这个结构对那个AC电容要求很高很高啊 如果不用校准的话估计肯定不行
: 我看RC混合结构的电容倒是很少 面积肯定会小许多相比较全C的而言 但是缺点不是太清楚
: 现在要做的是10bit的sar-ADC,全用电容需要2^11*C 一算面积不敢用了
☆─────────────────────────────────────☆
ilovetju (Here I am) 于 (Wed Jan 13 15:57:56 2010) 提到:
hybrid 本身不能提高精度
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 现在10b及以上是不是用hybrid型的sar多一些,比如MSB用电阻,LSB用电容
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Wed Jan 13 16:57:29 2010) 提到:
nod
但是在速率 功耗等方便是不是应该有些优势
【 在 ilovetju (Here I am) 的大作中提到: 】
: hybrid 本身不能提高精度
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Wed Jan 13 17:00:25 2010) 提到:
如果spilt不用校准 对于串联电容在版图上面有没有什么比较好的处理方法,可以得到比较好的结果,肯定要对版图提高了要求
【 在 ilovetju (Here I am) 的大作中提到: 】
: split这种结构可以做到10bit
: 你说的那种方法太废面积
☆─────────────────────────────────────☆
ilovetju (Here I am) 于 (Wed Jan 13 17:22:42 2010) 提到:
中心对称阿
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 如果spilt不用校准 对于串联电容在版图上面有没有什么比较好的处理方法,可以得到比较好的结果,肯定要对版图提高了要求
☆─────────────────────────────────────☆
gaoz (gaoz) 于 (Wed Jan 13 17:32:08 2010) 提到:
参考:“A Self-Calibrating 15 Bit CMOS A/D Converter”
IEEE JOURNAL OF SOLID-STATE CIRCUITS, VOL. SC-19, NO. 6, DECEMRER 1984
可以对SAR ADC的电容误差做数字校准
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 对于10b的sar adc 也需要校准么?
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Thu Jan 14 11:34:21 2010) 提到:
哦 这个是hybrid的架构了 这个架构的做calibre是不是比较方便
【 在 gaoz (gaoz) 的大作中提到: 】
: 参考:“A Self-Calibrating 15 Bit CMOS A/D Converter”
: IEEE JOURNAL OF SOLID-STATE CIRCUITS, VOL. SC-19, NO. 6, DECEMRER 1984
: 可以对SAR ADC的电容误差做数字校准
☆─────────────────────────────────────☆
bitcat (比特猫) 于 (Thu Jan 14 12:33:11 2010) 提到:
10bit的以前都是用电阻搭一搭就好了
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 哦 这个是hybrid的架构了 这个架构的做calibre是不是比较方便
☆─────────────────────────────────────☆
gaoz (gaoz) 于 (Thu Jan 14 12:46:47 2010) 提到:
算法是一样的。
【 在 stoned (想“嘉欣”,爱“嘉欣”) 的大作中提到: 】
: 哦 这个是hybrid的架构了 这个架构的做calibre是不是比较方便
☆─────────────────────────────────────☆
stoned (想“嘉欣”,爱“嘉欣”) 于 (Thu Jan 14 16:19:35 2010) 提到:
电荷再分配的架构 采样保持 D/A转换器和比较器的差值部分都被合在一个电路中了 还是有些优势的
这次做10bit的,以后打算继续用这个架构的在做到12位的。
发现这篇文章应该挺适合的
12-bit non-calibrating noise-immune redundant SAR ADC for System-on-a-chip.
Ayaskant Shrivastava
Texas Instruments, India.
Email: ayas@ti.com
【 在 bitcat (比特猫) 的大作中提到: 】
: 10bit的以前都是用电阻搭一搭就好了