(这种条件下)ram的输出是否该加级寄存?
时间:12-11
整理:3721RD
点击:
对此不是很有经验,另外由于手头没有工具,无法做评估,所以问问版上的大牛:
如果是300M设计, .13的工艺, ram的输出直接驱动一个8输入的译码器,译码输出再做寄存, 对于这样的逻辑一般的foundry提供的ram单元是否时序上都能够满足要求? ram是 1Mx32的ram块.
再进一步,如果4个ram的输出经过一个4选1的mux,mux输出再驱动一个8输入的译码器,译码输出再做寄存,这样是否可以?
谢谢先
如果是300M设计, .13的工艺, ram的输出直接驱动一个8输入的译码器,译码输出再做寄存, 对于这样的逻辑一般的foundry提供的ram单元是否时序上都能够满足要求? ram是 1Mx32的ram块.
再进一步,如果4个ram的输出经过一个4选1的mux,mux输出再驱动一个8输入的译码器,译码输出再做寄存,这样是否可以?
谢谢先
你这个主要latency都耗在ram上了
所以加寄存没什么用
估计得RAM有2ns以上
译码器和mux估计在0.5左右