微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 不带RESET端的寄存器面积能省多少

不带RESET端的寄存器面积能省多少

时间:12-12 整理:3721RD 点击:
与异步RESET,同步RESET相比。
对于ASIC和FPGA是同样的情况吗?

不一样
FPGA基于lut的,ASIC基于标准单元或者门阵列,现在门阵列用的很少了
主要节省些时序吧

fpga里面的异步reset是做好的,不用就浪费掉了

我咋觉得你所答非所问呢?
FPGA里面的FF跟LUT没关系,应该也是基于标准单元的,只不过全部功能就摆在那儿了,用户只有选择使用或不使用

Xilinx的人说,复位能够不用就不用,而且尽量使用高电平复位
因为一般一组寄存器(比如说8个)有共同的复位端
如果复位比较复杂,必须把寄存器分配到不同的组
如果都不用,资源的利用率可能会高一些

ASIC看library的数据,不同制程,不同cell, 省的面积都不一样。
大概在1/10, 1/20左右。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top