微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > delta-sigma调制在输入接近满幅是为啥SNR反而下降呢

delta-sigma调制在输入接近满幅是为啥SNR反而下降呢

时间:12-11 整理:3721RD 点击:
在内部各级积分器都没有溢出的情况下

如果是1bit比较器,由于是非线性的,那里的增益随着信号幅度增大而下降,导致NTF有所变化,我推测

不光是sigma delta吧,adc都有这个现象呀,由于offset等等原因出现的clipping,
sd的offset是不是还要严重一点?

满负荷SNR下降性能和peakSNR是有一定的折中关系的。
另外,高阶单环路/级联环路和单bit/多bit区别是非常大的,不能一概而论。
感觉scaling相反不是主要原因,环路增益的变化倒很有可能,呵呵。

应该是和NTF关系不大,因为在关心的信号频段内,NTF几乎没有变化。而对loop来说,输入幅度几乎是DC信号,积分器的增益在这个频段内很大,所以增益导致的NTF非线性变化几乎是不可见的。
但是在这样系统里面,增益的改变应该是最大的影响来源。我的直觉就是系统在输入为0dB的时候必须SNR几乎为0,因为这个时候反馈环路就已经端开了。然后由于物理系统是连续的,那么必然存在一条从peakSNR到0的轨迹,所以就从某点开始幅度越大SNR越小了。
而这样的轨迹特性是和loop强烈相关的。
另外,我影响里面貌似2阶理想结构有非常优异的抗饱和特性,好像-1dB还是多少吧,这个貌似也很难解释,呵呵。

1-bit量化噪声的随机性不一定很好了了,尤其是DC的情况。这个时候的SNR分析起来就比较负责了

仿真snr看单bit掉的比多bit多......ms单bit环路的系数要小很多,导致ntf的带内增益大,是不是这个原因?

ntf的计算不是以量化线型模型得出来的吧,这样噪声就是白噪声了,但实际上单bit量化在接近满幅输入是完全不能以白噪声来看,是这样吧?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top