微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA通过SRIO和DSP通信

FPGA通过SRIO和DSP通信

时间:10-02 整理:3721RD 点击:
现在我正在调试FPGA,通过SRIO给DSP发送数据,发送了128次事务(一次事务256B),当时DSP端只能收到36次事务,本想着128次事务之后给出门铃中断,现在根本进行不到那一步,但是FPGA通过chipscope抓取数据,ireq_data一直都有啊,DSP端就是只收到一部分数据包,这究竟是为何呢?急求!多谢



   你好,请问你是FPGA作为主设备向DSP发数据吗?

如果物理层没有堵塞,应该是逻辑层超时。

小编,方便看一下您的fpga的控制代码吗?我看了好久的srio了,example design代码始终看不太懂,读起来太费劲了。我的邮箱shijiefei2012@163.com



    问题已经解决,多谢



   什么问题 分享一下啊

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top