微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > DC综合or1200时如何导入ram的库?

DC综合or1200时如何导入ram的库?

时间:10-02 整理:3721RD 点击:
用Design Compiler综合or1200时,因为是做ASIC65nm全定制芯片设计,所以修改了or1200_define.v文件,并用论坛里的Artisan的65nm的memory compiler生成了部分ram。但遇到了几个问题:1、这个版本的memory compiler不能生成gdsii版图格式,是license破解的问题吗?如果不能生成的话是不是即使综合成功了,P&R的时候仍然会缺文件呢?
2、这个版本是不是只能生成单口的register?貌似不能生成大容量的ram,但or1200的源代码里有很多大容量ram,这个可以用其他工艺的ram信息代替吗?
3、将生成的.lib文件通过DC转为.db文件后,导入link_library,elaborate顶层文件,dc提示仍然无法解析ram信息,是因为我生成的ram不匹配吗?生成相应ram的名字是否要和源代码中的名称完全一致?DC是如何根据ram的db文件识别推断ram信息呢?
请诸位高手予以指教,多谢!

在ourdev论坛上有人做了个 例子

ourdev不是做嵌入式的吗?搜了半天没看到和全定制芯片设计相关的内容,麻烦ls能另附一下帖子的地址,多谢!

3.ram的库文件名称当然要和你rtl设计的名字一样。db文件,你就可以认为一份看不到code的rtl。让自己的代码调用这些“RTL”。

非常感谢你

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top