微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > JESD204B调试问题

JESD204B调试问题

时间:10-02 整理:3721RD 点击:
正在调试TI的AD,型号为ADS54J54,FPGA使用XILINX 的V7.例化JESD204B IP核后,按照配置流程通过AXI4-LITE接口配置JESD204B核。配置完成后,读0X004寄存器值,一直为0x0001.JESD204B核在复位状态。检查核的复位逻辑和时钟均没有问题。想请教问题在哪?

读0X004寄存器值,你是通过什么方法读的?AXI还是chipscope?

你Link的初始化完成了么?rx_syncstatus信号拉高了么?

你给IP核加了 SYSREF脉冲吗              我对于FPGA不太懂,我想请教一下您是怎么通过通过AXI4-LITE接口配置JESD204B核里面的寄存器的

最近也一直在研究204B核,如果不介意希望能跟您交流一下204B核的原型验证问题


将AXI接口信号拉到chipscope读取


目前上面问题已将解决,问题出在JESD204B核的drpclk一定要给时钟。现在调试问题是sync未拉高。代码组同步阶段未通过。通过AXI4-LITE接口读0x38寄存器,为0x00010000   sys_ref已经锁定,但是sync未获取。



   当然可以!QQ:60154902


没有,读0x38寄存器为0x00010000 ,sys_ref已经捕获,sync未捕获。


没有,读0x38寄存器为0x00010000 ,sys_ref已经捕获,sync未捕获.请教后面如何定位问题?

也碰到了一些问题

不错,谢谢分享。

如果发送方一直在发bcbc,收方一直无法拉高Sync,估计是接收核的问题,查看一下哪里配置不对



   Rx核查看一下0x03c寄存器,查看低4bit,看看问题

路过,我只是看看

问一下,如果在接收侧查看寄存器出现not in table 等错误,应该从什么方面入手查问题?

如果sys_ref已经捕获,那多半是寄存器配置的问题,ADC寄存器配置不对或是ADC、FPGA的参数不一致

您好,我也在研究jesd204b,能请教一下吗,我QQ759196766.

小编是用的 IP核么,方便提供一下破解的license么,谢谢1

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top