微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 上电复位

上电复位

时间:10-02 整理:3721RD 点击:

看这个cnt:
always @ (posedge clk, negedge rst_b)
    if (!rst_b)
        cnt <= 8'b0;
    else
        cnt <= cnt + 1'b1;
rst_b接芯片的复位管脚,我认为这个管脚在以下两种情况,会送入低电平:
(1). 板子上电。
(2). 按下板子上的复位按钮。
case (1) 即所谓的上电复位,由一个独立的电路产生,在power on的时候,这个电路送出一个复位脉冲,用来初始化芯片。
请各位协助判断我的理解是否正确。
同时请教一个问题:常见复位器件(开关)内部是否包含了power on reset电路?

你这是ASIC还是FPGA?ASIC的话POR一般使用模拟电路来做,FPGA的话不用这么麻烦,直接声明时赋初值就实现上电复位了,如声明时 reg [7:0] cnt = 8'b0;

多谢Timme。
我想请教的是ASIC。
再给我扫一扫盲吧:
这个模拟电路一般做在哪个地方?另一个独立的片子上吗?上电复位电路、硬复位开关如何同时与ASIC的复位管脚连接?

一般版图上会划出一块模拟区域给POR,如果只应付快上电的话用电容充电电路即可,如果要兼容慢上电的话还要再加个运放拿输入电压跟带隙比较。外部的复位脚当普通数字信号输入即可。

大致明白了。
今天问了很多人,都不了解,多谢Timme耐心细致的解释。

1.8V/600us算快上电还是慢上电啊?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top