微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > vivado时序报告

vivado时序报告

时间:10-02 整理:3721RD 点击:
各位帮我分析分析一下:

时钟的下降沿是在4ns,经过PLL相移90,下降沿输出的时间最后是3.766ns。
怎么回事?相移90度,不是再怎么也是大于6ns的吗?

好像不能这么理解

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top