微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA高速通信电路PCB设计疑问

FPGA高速通信电路PCB设计疑问

时间:10-02 整理:3721RD 点击:
硬件电路设计。正在设计1块印制板,一块V7+TMS320C6678,他们之间采用RapidIO 4X模式完成数据交换,请问在布板时,FPGA(GTX)与DSP连接的4对收、4对发高速串行查分对需要做等长设计吗?
另外V7还与另外一块FPGA通过8对高速串行查分对(均为GTX)互连,走RapidIO协议,他们之间的传输线需要做等长设计吗?

收之间、发之间可独立等长时间的



    没看懂,能否说详细点,谢谢!

肯定的

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top