微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > verilog语言中对一个8位的信号进行取非有什么意义

verilog语言中对一个8位的信号进行取非有什么意义

时间:10-02 整理:3721RD 点击:

我看到一段程序,不明白什么意思
如第6行对Mdx取非有什么意义,谢谢1. wire [7:0] Mdx;
2. assign Mdx=Mdx_temp;//Mdx_temp是8位的输入信号
3. always @ (posedge MAC_tx_clk or posedge Reset)
4.     if (Reset)   
5.         Tx_odd_data_ptr     <=0;
6.    else if (!Mdx)
7.         Tx_odd_data_ptr     <=0;
8.     else
9.       Tx_odd_data_ptr     <=!Tx_odd_data_ptr;

小编的这个问题很奇怪哈, 寄存器赋什么值是根据你的设计来的


我是看到一段程序,里面就有这个对这个8位的寄存器取反,不知道什么意思

那不是"取非",是判斷 Mdx 的位準。else if (!Mdx) 是 如果 Mdx為 "L"時做的動作。


请问位準(位准)什么意思,Mdx是一个8位的信号,什么情况下为“L”,难道是8位全0的时候?


位準是電位高低的一種說法,!Mdx 指的是 Mdx為0


对的  就是等同于 else if (Mdx == 8'd0)

谢谢大侠们的解答

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top