微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 求教,在DC综合后的网表文件怎么导入到PT中进行时序分析

求教,在DC综合后的网表文件怎么导入到PT中进行时序分析

时间:10-02 整理:3721RD 点击:
做的一个简单的cla电路,综合后得到电路网表。
然后使用write -hierarchy -output cla.db 和write -format Verilog -hierarchy -output cla.v 保存了综合后的网表。
但是用pt读后:read_db cla.db 这个说No-Design were read
和read_verilog cla.v 这个只导入一部分电路。
请问是什么原因啊?

你们一般怎么导入到PT中的啊?

你最好拿个现成的脚本做参考。或者看看PT的userguide。

楼上有没有Pt的manual共享一下啊?
我还没找到有从DC综合到PT分析的脚本文件。
我查看了是用那两个语句,但搞不懂为什么不行。



    楼上有没有Pt的manual共享一下啊?
我还没找到有从DC综合到PT分析的脚本文件。
我查看了是用那两个语句,但搞不懂为什么不行。

PT的userguide:
http://bbs.eetop.cn/viewthread.p ... highlight=primetime
PT的workshop:
http://bbs.eetop.cn/viewthread.p ... highlight=primetime

你读的语法没有问题啊,为什么呢?!

有可能是setup文件没写好,也就是工艺库没指定好。

ls,应该不会吧,就是指定到./synopsys/libraries/syn下的class.db库。这是一个例子。应该没问题吧。不存在工艺库没指定好的问题吧。tcl代码如下:很简单的几句:
set search_path [concat $search_path [list "." "/eda/synopsys/dc/libraries/syn"]]
set target_library [list class.db]
set symbol_library [list class.db]
set link_path [list {*} class.db]
read_verilog cla.v
set_wire_load_model -library class -name 10x10
set_operating_conditions WCCOM
set_drive 1 [all_inputs]
set_load 4 [all_outputs]
set_max_delay 40.0 sum[15]
compile

我的意思是PT的。

O~对!

通常pt读入verilog格式的网表。
pre-layout STA就是一个评估,关键是post-layout STA

学习了 谢谢

学习了

pre-layout STA就是一个评估,关键是post-layout STA.

支持小编,学习中呀

看看userguide啊

小编的问题解决了没有,能否分享一下你的解决方法?
偶也遇到这样的问题,求解答!
谢谢!



   依然在。前辈有没有搞到资料啊?我现在也是卡在这里

PT没有指定target_library和link_library?

写ddc 用pt读

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top