微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > rhel6.5+Verdi11 64bit仿真

rhel6.5+Verdi11 64bit仿真

时间:10-02 整理:3721RD 点击:
搞了好久,终于能仿真了,并且可以输出 fsdb文件。用 verdi11可以打开 xx.fsdb文件。   其他遇到了几个奇怪的问题:
     脚本格式:
vcs -full64 -v2k -R -f ../path/xxxx.f -debug_pp -line -P  /home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXAMD64/nonas.tab /home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXAMD64/pli.a -l vcs.log

另外增加环境变量:在 .bashrc文件中增加 :
export LD_LIBRARY_PATH=/home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXADM64.
否则会出现 有一个 xxxx.so文件找不到的问题。
只是初次接触,后续理解后再分享。

vcs -full64 -R -Mupdate +v2k +notimeingcheck +nospecify -f ../script/rtl_bench.f -f ../script/xxx.f +define+rtl +define+fsdb -debug_pp -line -P /home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXAMD64/novas.tab  /home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXAMD64/pli.a -l vcslog.log

vcs -full64 -R -Mupdate +v2k +notimeingcheck +nospecify -f ../script/rtl_bench.f -f ../script/xxx.f +define+rtl +define+fsdb -debug_pp -line -P /home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXAMD64/novas.tab  /home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXAMD64/pli.a -l vcslog.log

vcs -full64 -R -Mupdate +v2k +notimeingcheck +nospecify -f ../script/rtl_bench.f -f ../script/xxx.f +define+rtl +define+fsdb -debug_pp -line -P /home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXAMD64/novas.tab  /home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXAMD64/pli.a -l vcslog.log

vcs -full64 -R -Mupdate +v2k +notimeingcheck +nospecify -f ../script/rtl_bench.f -f ../script/xxx.f +define+rtl +define+fsdb -debug_pp -line -P /home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXAMD64/novas.tab  /home/EDA/Synopsys/VD2011/share/PLI/VCS/LINUXAMD64/pli.a -l vcslog.log

瞅一瞅,瞅一瞅

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top