微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA如何截位提高系统精度?

FPGA如何截位提高系统精度?

时间:10-02 整理:3721RD 点击:
结构就是这样的 简单点的 16组  两路16bit数据 相乘 =32bit  截成16bit
这16bit延时一个单位自累加17bit 截位成16bit 输出  作为一个成数再和另外的一16bit输入信号相乘, 结果截16位 再两两相加得结果
其实就类似变系数的fir
我目前的处理方式是采集数据查看范围来截取固定的位数和判断高位是否有数据来防溢出,但是这样系统精度稳定性不好!
听说有一种类似移动截位思想,不知道是怎样的,对我这个结构试用吗? 具体怎么个思路,特点是后边的加法后再后边的乘法那里的处理。
求前辈高人指点。
先谢了

MARK~

在计算过程中不截位,只在最后输出作截位,需要占用更多的资源,影响系统性能。

是计算过程中就截位了!

做个四舍五入吧,或者做个dithering

学习了,有难度



    四舍五入有做,“或者做个dithering”这个是啥意思 能详细说一下吗?
     谢谢

高手指点下!

计算过程中截位么?有大神能具体讲解下么

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top