微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > cycloneV的pll在fitter时出错

cycloneV的pll在fitter时出错

时间:10-02 整理:3721RD 点击:
我用的是5CSEMA5F31C6的芯片,其中用了两个锁相环,综合过后,在fitter时,出错,175001 could not placed fractionl pll这个芯片有好多个锁相环,为什么fitter不了?
我试了,只用一个锁相环是可以fitter的。有没有遇到同样问题的哥们啊。
请高手帮忙!

每个pll都有对应的region,你的设计里面可能要跨region布线,需要将pll的ref导出用时钟buff导入。
例子:
                        wire                                                                        ddr2_pll_ref_clk;
                        cyclonev_clkena   clkena_inst0        (
                        .ena                                                                        ( 1'b1 ),
                        .enaout                                                                ( ),
                        .inclk                                                                ( pll_clk_27m ),
                        .outclk                                                                ( ddr2_pll_ref_clk ));
                        defparam
                                clkena_inst0.clock_type = "Global Clock",
                                clkena_inst0.ena_register_mode = "falling edge",
                                clkena_inst0.lpm_type = "cyclonev_clkena";

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top