微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 关于用altera的pcie ip核 实现DMA数据传输的问题

关于用altera的pcie ip核 实现DMA数据传输的问题

时间:10-02 整理:3721RD 点击:
如题,我看了手册上面的介绍有DMA写和DMA读,我在chaiing dma 仿真的时候找不到lane0的数据是从哪里来的,这个信号的名字
是rxdata0_ext,貌似被加密了。
不过通过分析dma我能发现某些数据应该是在DMA传输中的,所以我就顺着这个思路来找数据来源,但是我修改了这些数据之后,
lane0传过来的数据竟然没有变化,所以我现在想弄清楚altera 的DMA的传输的过程是怎样的。
下面是DMA的过程的参考网站,说的已经很全面了,它是把手册翻译了一遍:
http://bbs.ednchina.com/BLOG_ARTICLE_3025911.HTM?Source=20yearindex
我的问题是:其中的DMA读周期和DMA写周期里面的data_buffer中的数据是干嘛的,DMA读好理解,是endpoint的bar读BFM共享存
储空间里面的数据;DMA写很难理解,因为按照手册的说明,是把读回来的数据写回到BFM共享存储空间去,那么为什么在BFM共享
存储空间里面还要有自增的数据呢?关键的问题是,即便我修改了这些数据 如:
从地址0x01800到0x1840的BFM共享存储中的数据内容 0x1515_0001,我在仿真的时候依然看不到任何的数据流的变化。 是我
的理解不对么?

没人啊

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top